Postingan

Menampilkan postingan dari Mei, 2023

Tugas Pendahuluan 2

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4 . Prinsip Kerja  Rangkaian 5 . Link Download 1. Kondisi   [Kembali]                    Percobaan 2 kondisi 25 Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input B0=0, B1=1, B2=1 .   2. Gambar Rangkaian Simulasi   [Kembali]   Percobaan 2 kondisi 25       3. Video Simulasi   [Kembali]     4. Prinsip Kerja Rangkaian   [Kembali]           R angkaian T flip-flop sama dengan rangkaian J-K flip-flop, bedanya pada T flip-flop input J dan K dijadikan satu input. Sama halnya dengan  J-K flip-flop, t abel kebenaran T flip-flop akan sesuai ketika input R-S nya dinonaktifkan. Pada gambar rangkaian di atas input R-S nya aktif low, input untuk R adalah 0 dan S adalah 1. Karena pin R-S nya aktif low maka yang aktif adalah pin R, maka terjadilah kondisi reset(Q=0 dan Q'=1). Karena inputan R-S tidak dinonaktifkan, maka output rangkaian yang diprioritaskan adalah

Tugas Pendahuluan 1

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4 . Prinsip Kerja  Rangkaian 5 . Link Download 1. Kondisi   [Kembali]                     Percobaan 1 kondisi 23      Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=1, B1=1, B2=0, B3=clock , B4=0, B5=0, B6=0 led diganti logicprobe   2. Gambar Rangkaian Simulasi   [Kembali]   Percobaan 1 kondisi 23   Gambar 1   3. Video Simulasi   [Kembali] 4. Prinsip Kerja Rangkaian   [Kembali]        J-K Flip-Flop                  R angkaian J-K flip-flop merupakan flip-flop pengembangan dari R-S flip-flop. Tabel kebenaran J-K flip-flop akan sesuai ketika input R-S nya dinonaktifkan. Pada gambar rangkaian di atas input R-S nya aktif low, sedangkan input R dan S yang kita inputkan pada rangkaian adalah 1. Oleh karena itu, output flip-flop pada rangkaian tersebut sesuai dengan tabel kebenaran J-K flip-flop. Output J-K flip-flop akan berubah ket

Modul II - Flip-Flop

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Percobaan 1. Tugas Pendahuluan 1 2. Tugas Pendahuluan 2 3. Laporan Akhir 1 4. Laporan Akhir 2 Modul   II   Flip- Flop   1. Tujuan   [Kembali] Merangkai dan menguji berbagai macam flip-flop. 2. Alat dan Bahan  [Kembali]   1. Panel DL 2203C 2.  Panel DL 2203D 3.  Panel DL 2203S 4.  Jumper     Gambar 1. Module D’Lorenzo Gambar 2. Jumper 3. Dasar Teori   [Kembali]     Flip-flop adalah rangkaian elektronika yang memilki dua kondisi stabil dan dapat digunakan untuk menyimpan informasi. Flip-flop merupakan pengaplikasian gerbang logika yang bersifat Multivibrator Bistabil. Dikatakan Multibrator Bistabil karena kedua tingkat tegangan keluaran pada Multivibrator tersebut adalah stabil dan hanya akan mengubah situasi tingkat tegangan keluarannya saat dipicu (trigger).  Flip-flop mempunyai dua Output (Keluaran) yang salah satu outputnya merupakan komplemen Output yang lain. Terdapat beberapa jen

Laporan Akhir 2

Gambar
Laporan Akhir 2 (Percobaan 2 Aljabar Bolean) [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Simulasi 4. Prinsip Kerja Rangkaian 5. Video Rangkaian 6. Analisa 7. Link Download 1. Jurnal [Kembali] 2. Alat dan Bahan [Kembali] Saat pratikum: a.Panel DL 2203D  b.Panel DL 2203C  c.Panel DL 2203S Gambar  2. 1.  Modul De Lorenzo d. Jumper Gambar 2.2.  Jumper   Pada Proteus:  1. Gerbang AND              Gerbang AND merupakan salah satu gerbang logika dasar yang memiliki prinsip kerja perkalian. Nilai outputnya merupakan hasil perkalian dari semua inputnya. Gambar  2.3 .  Gerbang Logika AND 2. Gerbang OR                   Gerbang OR merupakan salah satu gerbang logika dasar yang memiliki prinsip kerja penjumlahan. Nilai outputnya merupakan hasil penjumlahan dari semua inputnya.   Gambar  2.4 .  Gerbang Logika OR 3. Gerbang XOR     Gerbang XOR merupakan gerbang OR yang bersifat exlusif, outputnya akan bernilai 1 jika hasi penjumla

Laporan Akhir 1

Gambar
Laporan Akhir 1 (Percobaan 1 Gerbang Logika Dasar) [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Simulasi 4. Prinsip Kerja Rangkaian 5. Video Pratikum 6. Analisa 7. Link Download 1. Jurnal [Kembali] 2. Alat dan Bahan   [Kembali] Saat pratikum: a.Panel DL 2203D  b.Panel DL 2203C  c.Panel DL 2203S Gambar  2. 1. Modul De Lorenzo d. Jumper Gambar 2.2. Jumper   Pada Proteus:  1. Gerbang Not      Gerbang NOT sering juga disebut sebagai rangkaian inventer ( pembalik).  Komponen ini berfungsi untuk membalikkan nilai input yang akan dijadikan output. Gambar  2. 3. Gerbang Logika NOT 2. Gerbang AND              Gerbang AND merupakan salah satu gerbang logika dasar yang memiliki prinsip kerja perkalian. Nilai outputnya merupakan hasil perkalian dari semua inputnya. Gambar  2. 4. Gerbang Logika AND 3. Gerbang OR                   Gerbang OR merupakan salah satu gerbang logika dasar yang memiliki prinsip kerja penjumlahan. Nilai o